当前课程知识点:数字电子技术 > 第5章 集成触发器 > 5.2 主从触发器 > 图文5.2(课外项目_纯硬件四人表决器设计)
课外设计项目要求
项目名称 纯硬件四人表决器设计
1. 请完成一个纯硬件实现的四人表决器项目的设计,用EDA工具进行仿真验证,并以此自我评价学习的效果,提升自己的自信心;
2. 课题基本要求:
(1) 参与表决的人每人控制两个拨码开关(也可以是单刀双掷开关),一个用于表达是否弃权,另一个用于表达在不弃权的情况下是否同意;
(2) 一半以上的人弃权时,表决结果为无效,此时只有黄色LED灯被点亮;
(3) 同意的人数超过不同意的人数时,表决结果为通过,此时只有绿色LED灯被点亮;
(4) 同意的人数不多于不同意的人数时,表决结果为未通过,此时只有红色LED灯被亮;
(5) 用3个数码管分别显示当前“同意”、“不同意”、“弃权”的人数;
(6) 用Proteus进行仿真验证,建议采用子电路进行电路设计;
(7) 加法器的芯片74283使用的数量越少越好,最多不超过9个,总的芯片数不得超过18个;
3. 课题提高要求:(如下两个提高要求至少完成一个)
(1) 对如上的四人表决器进行扩展,以实现六人的表决,规则不变,但74LS283的数量不得超过6个,总的芯片数不得超过15个。用Proteus进行仿真验证。
(2) 将如上的四人表决器在QuartusII中进行重新设计,用仿真波形进行验证,任然建议采用子电路进行电路设计;
4. 参考元件清单
(1)74LS283 4位二进制超前进位全加器;
(2)74LS85 4位二进制数比较器;
(3)各种门电路;
(4)SW-SPDT 单刀双掷开关;
(5)红色、绿色、黄色LED;
(6)7SEG-BCD BCD数码管
5. 注意:
某些小规模芯片一个芯片包含有多个门电路,例如7404芯片就包含了6个反相器,所以在统计芯片个数时,每1-6个反相器算一个芯片,但7-12个反相器就要算两个芯片。再例如7408芯片就包含了4个2输入与非门。
-1.1 数制与码制
--1.1.1 绪论
--1.1.2 数制
--1.1.4 码制
--习题1.1(共7题、 满分18分)
-2.1 逻辑运算与逻辑函数
--习题2.1(共5题、满分10分)
-2.2 逻辑运算的规则及公式法化简
--习题2.2(共5题、满分10分)
-2.3 卡诺图法化简逻辑函数
--习题2.3(共5题、满分10分)
-4.1 组合逻辑电路分析
--习题4.1(共5题、满分14分)
-4.2 译码器
--习题4.2(共4题、满分12分)
-4.3 数据选择器与数值比较器
--习题4.3(共5题、满分20分)
-4.4 组合逻辑电路设计
--习题4.4(共6题、满分20分)
-5.1 基本触发器与电平触发器
--习题5.1 (共4题,满分8.0分)
-5.2 主从触发器
--习题5.2 (共4题,满分10.0分)
-5.3 边沿触发器
--习题5.3 (共4题,满分10.0分)
-6.1 同步时序逻辑电路分析
--习题6.1(共5题、满分28分)
-6.2 寄存器及其应用
--习题6.2(共4题、满分8分)
-6.3 同步计数器
--6.3.5 基于Quartus II层次设计的计数器仿真
--习题6.3(共4题、满分28分)
-6.4 同步时序逻辑电路设计
--习题6.4(共2题、满分24分)
-6.5 异步时序电路分析与设计
--习题6.5(共4题、满分20分)
-3.1 晶体管的开关特性
-3.2 TTL集成逻辑门
--习题3.2(共7题、满分14分)
-3.3 MOS 逻辑门
-3.4 CMOS电路
--习题3.4(共8题、满分16分)
-7.1 顺序存取存储器与随机存取存储器
--习题7.1(共4题、满分8分)
-7.2 只读存储器
--习题7.2(共4题、满分12分)
-9.1 施密特触发器
--习题9.1(共6题、满分12分)
-9.2 单稳态触发器与多谐振荡器
--习题9.2(共6题、满分12分)
-9.3 555定时器及其应用
--习题9.3(共3题、满分14分)
-10.1 数模转换器
--习题10.1(共6题、满分20分)
-10.2 模数转换器
--习题10.2(共6题、满分12分)