当前课程知识点:数字电子技术II >  第8章 典型时序逻辑电路 >  8.4.1 N进制计数器设计Ⅱ >  8.4.1 N进制计数器设计Ⅱ

返回《数字电子技术II》慕课在线视频课程列表

8.4.1 N进制计数器设计Ⅱ在线视频

下一节:8.5 顺序脉冲发生器

返回《数字电子技术II》慕课在线视频列表

数字电子技术II课程列表:

第1章 数字电路概论

-1.1 数字电路的特点

--1.1 数字电路的特点

-1.2 数制及其相互转换

--1.2 数制及其相互转换

-1.3 二进制算术运算

--1.3 二进制算术运算

-1.4 码制

--1.4 码制

-1.5 二值逻辑运算

--1.5 二值逻辑运算

--第1章 试题

第2章 逻辑代数

-第2章 试题

-2.1 逻辑代数的基本定律

--2.1 逻辑代数的基本定律

-2.2 逻辑运算的基本规则

--2.2 逻辑运算的基本规则

-2.3 逻辑函数的代数法化简

--2.3 逻辑函数的代数法化简

-2.4.1 逻辑函数的标准表达式

--2.4.1 逻辑函数的标准表达式

-2.4.2 逻辑函数的卡诺图

--2.4.2 逻辑函数的卡诺图

-2.4.3 逻辑函数的卡诺图化简

--2.4.3 逻辑函数的卡诺图化简

-2.5 具有无关项的逻辑函数化简

--2.5 具有无关项的逻辑函数化简

-第2章讨论题1

-第2章讨论题2

第3章 逻辑门电路

-第3章 试题

-3.1 二极管的开关特性

--3.1 二极管的开关特性

-3.2 三极管的开关特性

--3.2 三极管的开关特性

-3.3 TTL非门的工作原理

--3.3 TTL非门的工作原理

-3.4 TTL非门的特性

--3.4 TTL非门的特性

-3.5 TTL与非门/或非门/与或非门

--3.5 TTL与非门/或非门/与或非门

-3.6 TTL集电极开路门和三态门

--3.6 TTL集电极开路门和三态门

-3.7 MOS管的开关特性和CMOS反相器的工作原理

--3.7 MOS管的开关特性和CMOS反相器的工作原理

-3.8 CMOS反相器的特性

--3.8 CMOS反相器的特性

-3.9 CMOS与非门/或非门

--3.9 CMOS与非门/或非门

-3.10 CMOS 传输门/三态门/异或门

--3.10 CMOS 传输门/三态门/异或门

-第3章讨论题1

-第3章讨论题2

第4章 组合逻辑电路的分析方法和设计方法

-第4章 试题

-4.1 组合逻辑电路的结构和特点

--4.1 组合逻辑电路的结构和特点

-4.2 组合逻辑电路的分析方法

--4.2 组合逻辑电路的分析方法

-4.3 组合逻辑电路的设计方法

--4.3 组合逻辑电路的设计方法

-4.4 组合逻辑电路的竞争冒险

--4.4 组合逻辑电路的竞争冒险

-第4章讨论题1

-第4章讨论题2

第5章 典型组合逻辑电路

-第5章 试题

-5.1 编码器

--5.1 编码器

-5.2 普通编码器

--5.2 普通编码器

-5.3 优先编码器

--5.3 优先编码器

-5.4 译码器

--5.4 译码器

-5.4.1 二进制译码器

--5.4.1 二进制译码器

--5.4.1 二进制译码器

-5.4.2 显示译码器

--5.4.2 显示译码器

-5.5 数据选择器和数据分配器

--5.5 数据选择器和数据分配器

-5.6 数值比较器

--5.6 数值比较器

-5.7 加法器

--5.7 加法器

-5.7.1 加法器应用

--5.7.1 加法器应用

-第5章讨论题

第6章 触发器和定时器

-第6章 试题

-6.1 基本RS触发器

--6.1 基本RS触发器

-6.2 同步RS触发器

--6.2 同步RS触发器

-6.3 边沿触发器

--6.3 边沿触发器

-6.4 维持阻塞型D触发器

--6.4 维持阻塞型D触发器

-6.5 触发器之间的转换

--6.5 触发器之间的转换

-6.6 555定时器

--6.6 555定时器

-6.6.1 555定时器组成施密特触发器

--6.6.1 555定时器组成施密特触发器

-6.6.2 555定时器组成单稳态触发器

--6.6.2 555定时器组成单稳态触发器

-6.6.3 555定时器组成多谐振荡器

--6.6.3 555定时器组成多谐振荡器

-第6章讨论题

第7章 时序逻辑电路的分析方法和设计方法

-第7章 试题

-7.1 时序逻辑电路的特点和分类

--7.1 时序逻辑电路的特点和分类

-7.2 时序逻辑电路的分析方法

--7.2 时序逻辑电路的分析方法

-7.3 时序逻辑电路的设计方法Ⅰ

--7.3 时序逻辑电路的设计方法Ⅰ

-7.3.1 时序逻辑电路的设计方法Ⅱ

--7.3.1 时序逻辑电路的设计方法Ⅱ

-第7章讨论题1

-第7章讨论题2

第8章 典型时序逻辑电路

-第8章 试题

-8.1 计数器

--8.1 计数器

-8.2 二进制计数器

--8.2 二进制计数器

-8.3 二-十进制计数器

--8.3 二-十进制计数器

-8.4 N进制计数器设计

--8.4 N进制计数器设计

-8.4.1 N进制计数器设计Ⅱ

--8.4.1 N进制计数器设计Ⅱ

-8.5 顺序脉冲发生器

--8.5 顺序脉冲发生器

-8.6 序列码发生器

--8.6 序列码发生器

-8.7 寄存器

--8.7 寄存器

-第8章讨论题

第9章 半导体存储器

-第9章 试题

-9.1 半导体存储器的基本概念

--9.1 半导体存储器的基本概念

-9.2 动态随机存取存储器和掩膜只读存储器

--9.2 动态随机存取存储器和掩膜只读存储器

-9.3 可编程只读存储器

--9.3 可编程只读存储器

-9.4 存储器容量的扩展

--9.4 存储器容量的扩展

-第9章讨论题1

-第9章讨论题2

第10章 CPLD和硬件描述语言

-第10章 试题

-10.1 可编程逻辑器件的基本概念和PROM的应用

--10.1 可编程逻辑器件的基本概念和PROM的应用

-10.2 PLA和PAL的结构特点和应用

--10.2 PLA和PAL的结构特点和应用

-10.3 Verilog HDL程序设计简介

--10.3 Verilog HDL程序设计简介

-10.4.1 Verilog HDL基本模块结构

--10.4.1 Verilog HDL基本模块结构

-10.4.2 Verilog HDL数据类型

--10.4.2 Verilog HDL数据类型

-10.4.3 Verilog HDL运算符

--10.4.3 Verilog HDL运算符

-10.5.1 Verilog HDL结构化建模

--10.5.1 Verilog HDL结构化建模

-10.5.2 Verilog HDL数据流建模

--10.5.2 Verilog HDL数据流建模

-10.5.3 Verilog HDL行为级建模

--10.5.3 Verilog HDL行为级建模

-10.5.4 Verilog HDL测试程序设计简介

--10.5.4 Verilog HDL测试程序设计简介

-10.6 GAL的结构特点和应用

--10.6 GAL的结构特点和应用

-10.7 复杂可编程逻辑器件(CPLD)

--10.7 复杂可编程逻辑器件(CPLD)

-10.8 查找表型PLD和FPGA

--10.8 查找表型PLD和FPGA

-第10章讨论题

第11章 数模与模数转换器

-第11章 试题

-11.1 数模和模数转换器的基本概念及数模转换器(DAC)

--11.1 数模和模数转换器的基本概念及数模转换器(DAC)

-11.2.1 模数转换器(ADC)的结构和工作原理

--11.2.1 模数转换器(ADC)的结构和工作原理

-第11章讨论题

第12章 实验部分

-第12章 试题

-12.1 常用电子测量仪器使用

--12.1.1 数字万用表

--12.1.2 直流稳压电源

--12.1.3 数字示波器

--12.1.4 函数信号发生器

-12.2 基本门电路功能测试实验及Multisim软件使用

--12.2.1 基本门电路的测试

--12.2.2 简单逻辑函数功能设计

-12.3 组合逻辑电路分析和设计

--12.3.1 译码器设计及VIVADO软件使用

--12.3.2 三人表决器的设计与实现

-12.4 触发器及其应用

--12.4 触发器及其应用

-12.5 时序逻辑电路分析和设计

--12.5.1 74LS161基本功能测试

--12.5.2 利用74LS161设计模12计数器

8.4.1 N进制计数器设计Ⅱ笔记与讨论

也许你还感兴趣的课程:

© 柠檬大学-慕课导航 课程版权归原始院校所有,
本网站仅通过互联网进行慕课课程索引,不提供在线课程学习和视频,请同学们点击报名到课程提供网站进行学习。