当前课程知识点:数字集成电路与系统设计 > 第5章 数字信号处理器的算法、架构与实现 > 5-4-环形缓冲器设计示例 > 5-4-环形缓冲器设计示例
-0-课程简介
--0-课程简介
-1-1-集成电路发展简史
-1-2-VLSI设计模式:定制与半定制
-1-3-可编程逻辑器件及现场可编程门阵列
-1-4-作业
-2-1-数字集成电路设计的基本流程
-2-2-算法和架构设计:一个数字系统设计的例子
-2-3-SoC设计开发技术
-2-4-IP导向的FPGA设计技术
-2-5-作业
-3-1-自顶向下的设计方法
-3-2-Verilog硬件描述模型
-3-3-基本组合电路的设计与实现
-3-4-基本时序电路的设计与实现
-3-5-测试平台设计与仿真
-3-6-组合逻辑的综合
-3-7-综合时几种常用的优化技术
-3-8-作业
-4-1-时序规范的定义
-4-2-时序规范的检查
-4-3-时序违例情况的消除方法
-4-4-异步电路或模块的处理
-4-5-作业
-5-1-DSP的基本运算模型及实现示例
-5-2-高斯低通滤波器设计示例
-5-3-基于IP核的FIR滤波器设计示例
-5-4-环形缓冲器设计示例
-5-5-流水线技术的应用
-5-6-作业
-6-1-半导体制造工艺简介
-6-2-版图设计及验证
-6-3-作业
-7-1-测试与验证的区别
-7-2-可测性设计技术
-7-3-作业
-8-1-功耗问题分析
-8-2-低功耗设计技术
-8-3-作业