当前课程知识点:数字集成电路分析与设计 > The CMOS Inverter II > Key Points Review of Last Lecture > Video
大家好
这堂课
我将接着
介绍静态CMOS反相器余下的内容
包括动态特性和功耗
首先 我先总结一下上堂课的知识点
上堂课
我介绍了静态CMOS反相器的五个特性
第一个是输出电压摆幅等于电源电压(Vswing = Vdd)
使其拥有高噪声容限
第二个是无比逻辑
与有比逻辑相对应
无比逻辑的定义是
输出电压Vout与器件尺寸无关
电路的翻转特性
也与器件尺寸无关
第三个是
总有一个晶体管导通
从而实现低输出阻抗
因此拥有很高的抗噪声能力
第四个是:输入是晶体管的栅极
具有高输入阻抗
因为晶体管栅极只有电容
所以对于前级来说有无限大的静态扇出
第五个也就是最后一个
在稳态时从电源到地没有直流通路
因此没有任何静态功耗
接下来
介绍了计算开关阈值电压的方法
第一步
根据经验
假设PMOS和NMOS工作
在开关阈值电压VM附近时所处的工作区
第二步,令通过PMOS
和NMOS的电流相等从而求解得到开关阈值VM
最后
返回第一步验证假设是否成立
若不成立
用修正后的
工作区间假设
重复以上步骤
最后
就可得到开关阈值VM
然后,我介绍了计算
噪声容限的两种方法
第一种称为传统方法
根据噪声容限的定义
我们可以将电流方程对输入电压求导
这是一种直接求解的方法
第二种方法称为分段线性近似
计算噪声容限的第一种方法操作步骤为
假设NMOS和PMOS的工作区
然后令流过两个晶体管的电流相等
就像式(1)这样
第二步
将电流方程对输入电压求导
第三步
由这三个等式
得到
VIH or VIL
当然也要返回第一步去
验证假设是否成立
最后
我们可以用公式(4)计算出噪声容限
第二种方法是
分段线性近似
第一步得到开关阈值电压
然后得到在开关阈值电压处的增益
并通过下面的等式计算VIH和VIL
然后返回验证假设
是否成立
最后,由下面的等式
得到噪声容限
以上就是对上堂课的总结回顾
-1
--文档
-1.Introduction to Digital IC
--Video
-2.Architecture of Digital Processor
--Video
-3.Full Custom Design Methodology
--Video
-4.Semicustom Design Methodology
--Video
-5.Quality Metric of Digital IC
--Video
-6.Summary and Textbook Reference
--Video
-7.HW--作业
-7.PPT
--补充材料1
--补充材料2
-Key Points Review of Last Lecture
--Video
-1.Introduction
--Video
-2.The Diode
--Video
-3.The MOSFET Transistor
--Video
-4.Secondary Effects
--Video
-5.Summary and Textbook Reference
--Video
-6.HW--作业
-6.PPT
--补充材料
-Key Points Review of Last Lecture
--Video
-1.Introduction
--Video
-2.Static Behavior
--Video
-3.HW--作业
-3.PPT
--补充材料
-Key Points Review of Last Lecture
--Video
-1.Dynamic Behavior I
--Video
-2.Dynamic Behavior II
--Video
-3.Power Dissipation
--Video
-4. Summary and Textbook Reference
--Video
-5.HW--作业
-5.PPT
--补充材料
-1.Introduction
--Video
-2.Static CMOS Design I
--Video
-3.Static CMOS Design II
--Video
-4.HW--作业
-4.PPT
--补充材料
-Key Points Review of Last Lecture
--Video
-1.Static CMOS Design III
--Video
-2.Static CMOS Design IV
--Video
-3.Dynamic CMOS Design
--Video
-4.Summary
--Video
-5.HW--作业
-5.PPT
--补充材料
-1.Introduction I
--Video
-2.Introduction II
--Video
-3. Static Latches and Registers I
--Video
-4.Static Latches and Registers II
--Video
-5.Static Latches and Registers III
--Video
-6.HW--作业
-6.PPT
--补充材料
-1.Key Points Review
--Video
-2.Dynamic Latches and Registers I
--Video
-3.Dynamic Latches and Registers II
--Video
-4.Dynamic Latches and Registers III
--Video
-5.Pulse Register
--Video
-6.Pipelining
--Video
-7.Schmitt Trigger
--Video
-8.Summary and Textbook Reference
--Video
-9.HW--作业
-9.PPT
--补充材料
-1. Introduction
--Video
-2. Adder: Full Adder (Definition)
--Video
-3. Adder: Circuit Design
--Video
-4. Adder: Logic Design I
--Video
-5. Adder: Logic Design II
--Video
-6. Adder: Summary
--Video
-7.HW--作业
-7.PPT
--补充材料
-1. Key Points Review
--Video
-2. Multiplier
--Video
-3. Shifter
--Video
-4. Summary and Textbook Reference
--Video
-5. HW--作业
-5. PPT
--补充材料
-1. Introduction
--Video
-2. Capacitance
--Video
-3. Resistance
--Video
-4. Electrical Wire Models
--Video
-5. Summary and Textbook Reference
--Video
-6. HW--作业
-6. PPT
--补充材料
-1. Introduction
--Video
-2. Capacitive Parasitics
--Video
-3. Capacitive Parasitics II
--Video
-4. Resistive Parasitics
--Video
-5. Summary and Textbook Reference
--Video
-6. HW--作业
-6. PPT
--补充材料
-1. Assignment Solving
--Video
-2. The teaching assistants want to say
--Video
-1. Problem 1
--Video
-2. Problem 2
--Video
-3. Problem 3
--Video
-4. Problem 4
--Video
-5. Problem 5
--Video
-6. Problem 6
--Video
-7. Problem 7
--Video
-1. Problem 8
--Video
-2. Problem 9
--Video
-3. Problem 10
--Video
-4. Problem 11
--Video
-5. Problem 12
--Video
-6. Problem 13
--Video
-7. Problem 14
--Video