当前课程知识点:数字电子技术基础 > 第五周 > 3.5-5-1 其他逻辑功能的TTL门电路 > Video
TTL除了有反相器之外
也会有其他的逻辑运算
TTL在构成其他逻辑门运算的时候
我们来看两个典型的结构
先看第一个
第一个典型结构是
我们在图中给出来的这个T1管
这是一个多发射极的管子
从图形表达上边来讲
它们是共用了基极和集电极
那么多发射极意味着
其实就相当于是两个三极管
是处在这样的一个并联连接
那我们看这个图
是不是说现在通过这样的
一个多发射极引入了变量A和B
引入变量A和B之后
那么任何一个变量
当它输入是低电平的时候
都可以使我的T1管饱和导通
而有且仅有A和B
同为高电平的时候
我的T1管才会说出现
在反相器当中分析的
出现的倒置的状况
那么是不是说AB中间
只要有一个是低电平
我T1管饱和导通
T2T5都是截止的T4是导通的
而A和B同为高电平的时候
这个时候
它会把T2T5推到饱和导通
而把T1管的VB11
箝位在2.1伏
这时候T4截止T2T5饱和导通
输出低电平
那经过这样的分析
其实这个多发射极
就实现了一个与的功能
实现这个与的功能
那整个的这个电路
就是在反相器的基础上
把T1管变成了一个多发射极
这就变成了什么
变成了一个与非门
这样的一个与非门电路
现在是双输入的
你也可以照此生产出
三输入四输入的
那么它就变成的
一个三输入的与非
四输入的与非门
这样的一个与非门
你可以看到它的输出特性完全
和TTL反相器一样
而它的输入特性呢
我们看一下输入特性
和反相器有没有不同呢
当我输入是高电平的时候
如果两个同为高
那我们看到的情况是同为高
T1管的VB1箝位在2.1伏
它箝位在2.1伏
那两个同为高电平的发射极
会同时输入两个反相偏置电流
因此每个值是相同的
并联后加倍
但是如果是与非门的输入
接入的是低电平
举例来说
如果我把两个并联
这个时候给出一个低电平
那这时候它其实和我们
单输出的反相器是完全一样的
因为这个时候它所产生的电流
仍然是由VCC减去T1管的
发射极的正向偏置电压再除以R1
无论你有几个多发射极
都是对那一份电流去分担
所以输入低电平的时候的
电流特性也不会变化
因此我们看到说反相器
确实是一个经典的设计
在这个设计当中
它的输出可以在后续的
与非门当中得以沿用
而它的输入特性
也是对它进行一个扩展
那下边我们再来看这个电路
这个电路从结构上来看
大家看一下这个电路
大家如果把B端盖住
把B端相连的这个T1'
T2'和R1’盖住的话
你会发现A端相连的
T1T2和T4T5一起
就是构成了一个反相器
那B端也就是输入信号B
带进来的T1'
和T2'还有R1'
整个这一套跟A变量控制的
T1T2这一套是完全的
是一个并联的关系
它们在哪儿并呢
是T2和T2'成了一个对管
那么这个电路有个什么特性
这个电路你会发现说
无论输入信号
A和B无论谁是高电平
只要这个高电平
能推动它所连的T2管
或者是T2'管道通
它都可以带动T5管道通
从而让T4管截止
那也就是说
对于这样的一个关系
两个完全一样的输入电路
因为T2和T2'的
一个输出并联
使得A和B的任何一个1
都可以使T5导通T4截止
那什么时候T2T5是截止的
T4是导通的呢
只有当A B同为0的时候
才有T5截止T4导通
那这么说来这个电路
就应该完成的是
A和B居其一为1的时候输出是0
AB同为0的时候输出是1
那这是一个典型的“或非”的关系
那我们把“与非”和“或非”
再结合起来一点
我们看一下把刚才的
“或非”门的这个结构的
前端的T1和T1撇管
再引入多发射极与的关系
那这个电路是不是
就实现了一个“与或非”
所以对于我们来讲
在TTL反相器的基础上
对电路引入对管
就是引入"或"的关系
引入多发射极
就是引入"与"的关系
但是在引入之后
它们输出的结构都没有变化
因此输出的电特性
和反相器的电特性完全一致
而输入的电特性
我们要注意一件事情的就是
如果它是两个
完全一样的输出电路
那么它们就各自
带来了反相器的一个特性
如果它是一个多发射极的电路
那这个时候它可能会
分享低电平时候的电流
而高电平时候的电流
由于各自去承担
一个反相PN节是加倍的关系
好
那我们已经介绍了
TTL逻辑门电路的典型的"与非""或非"
还有"与或非"的关系
我们也发现一件事情
就是TTL门电路和CMOS门电路一样
它天然的经过
运算之后的逻辑运算
都是什么什么反什么什么"非"
它没有一个直接
实现“与”“或”的这样的一个电路
那下边呢我们就来分析一下
这是已经一个设计好了的
一个TTL电路
我们来看一下
它的逻辑功能是什么
大家看这个图
同样对于TTL逻辑门电路
大家在分析它的逻辑功能的时候
也要采用模块化的方式
千万不要从头到尾
去读它所有的输入可能
去推断它的输出
好
我们先看到了T8和T9
这是一个典型的推拉式的输出
那我们就认识了
这个就是一个推拉式的输出
它一定是说什么呢
一定是说T9管导通
输出低电平的时候T8是截止的
然后T8要导通的时候
T9是截止的
而T9什么时候可以导通呢
再往前推再往前推
T6T7是一个对管
T6T7只要居其一导通
都可以使得T9导通
那这就是我们看到的
一个基本情况
那再往前看
你会看到输入极输入
引入了是AB两个变量
而这AB两个变量T1管
实现了它们的与的关系
而T2T3实现了它们一个或的关系
那如果说我们
把这个关系写下来的话
你会发现AB相与之后来控制T6
AB相或之后来控制T7
由于T7的控制
是放在了T4T5对管的上端
所以这个时候T7的控制
应该是AB的“或非”关系
那如果我们把这个关系写下来
AB“或非”再经过一级相“或”
再取反那么这个关系
就应该是一个异或的关系
所以这就是用TTL电路
实现的异或门
-0.1 数字量和模拟量
--Video
-0.2 电子技术的发展历程
--Video
-0.3 课程的基本任务
--Video
-1.1 信息与编码
--Video
-1.2 二进制的补码
--Video
-1.3 二进制补码运算的符号位
--Video
-1.4 二进制的编码
--Video
-1.5 用电压来表达信息
--Video
-1.6 电压信号的离散化
--Video
-2.1 逻辑代数概述
--Video
-2.2 逻辑代数的三种基本运算
--Video
-第一周--第一周作业
-2.3 几种常用的复合逻辑运算
--Video
-2.4 逻辑代数的基本公式和常用公式
--Video
-2.5 逻辑代数的基本定理
--Video
-2.6 逻辑函数及其表示方法
--Video
-2.7 逻辑函数形式的变换
--Video
-2.8 逻辑函数的化简
--Video
-2.9 逻辑函数的最小项之和
--Video
-2.10 逻辑函数的最大项之积
--Video
-2.11 最小项和最大项的关系
--Video
-2.12 逻辑函数的卡诺图
--Video
-2.13 卡诺图化简法
--Video
-2.14 具有无关项的逻辑函数及其化简
--Video
-2.15 逻辑函数的机器化化简法
--Video
-第二周--第二周作业
-3.0 门电路概述
--Video
-3.1-1 半导体二极管的开关特性
--Video
-3.1-2 二极管与门
--Video
-3.1-3 二极管或门
--Video
-3.1-4 二极管门电路的缺点
--Video
-3.2-1 MOS管的基本构造和工作原理
--Video
-3.2-2 MOS管的开关特性
--Video
-3.2-3 MOS管的工作特性曲线
--Video
-3.3-1 CMOS反相器的电路结构和工作原理
--Video
-3.3-2 CMOS反相器的电压电流传输特性
--Video
-3.3-3 CMOS反相器的静态输入输出特性
--Video
-3.3-4 CMOS反相器的动态特性
--Video
-3.3-5 CMOS反相器的总功耗
--Video
-第三周--第三周作业
-3.4-1 其他逻辑功能的CMOS门电路
--Video
-3.4-2 带缓冲级的CMOS门电路
--Video
-3.4-3 漏极开路的门电路
--Video
-3.4-4 CMOS传输门和三态门
--Video
-3.5-1-1 双极型三极管的输入输出特性
--Video
-3.5-1-2 双极型三极管的基本开关电路
--Video
-3.5-1-3 双极型三极管的开关等效电路、三极管反相器
--Video
-第四周--第四周作业
-3.5-2-1 TTL反相器的电路结构
--Video
-3.5-2-2 TTL反相器的工作原理
--Video
-3.5-2-3 TTL反相器中的几个 问题和输入噪声容限
--Video
-3.5-3-1 TTL反相器的输入输出特性
--Video
-3.5-3-2 TTL反相器的输入端负载特性
--Video
-3.5-3-3 TTL反相器的扇出系数
--Video
-3.5-4-1 TTL反相器的传输延迟时间
--Video
-3.5-4-2 TTL反相器的交流噪声容限
--Video
-3.5-4-3 电源的动态尖峰电流
--Video
-3.5-5-1 其他逻辑功能的TTL门电路
--Video
-3.5-5-2 集电极开路输出的门电路
--Video
-3.5-5-3 三态输出门
--Video
-实验一:与非门电压传输特性曲线的观测
--Video
-实验二:与非门传输延迟时间的测量
--Video
-第五周--第五周作业
-4.1 组合逻辑电路的特点
--Video
-4.2-1 组合逻辑电路的分析方法
--Video
-4.2-2 组合逻辑电路的设计方法
--Video
-4.3-1-1 若干常用组合逻辑电路:普通编码器
--Video
-4.3-1-2-1 优先编码器
--Video
-4.3-1-2-2 优先编码器的扩展
--Video
-4.3-1-3 二-十进制优先编码器
--Video
-4.3-2-1 译码器
--Video
-4.3-2-2 二进制译码器的扩展
--Video
-4.3-2-3-1 显示译码器
--Video
-4.3-2-3-2 显示译码器附加控制端的作用
--Video
-4.3-2-4 用译码器设计组合逻辑电路
--Video
-4.3-3-1 数据选择器
--Video
-4.3-3-2 用数据选择器设计组合电路
--Video
-4.3-4-1 加法器
--Video
-4.3-4-2 多位加法器
--Video
-4.3-4-3 用加法器设计组合电路
--Video
-4.3-5 数值比较器
--Video
-4.4-1_4.4-2 组合逻辑电路中的竞争-冒险现象
--Video
-4.4-3 消除竞争-冒险现象的方法
--Video
-第六周--第六周作业
-4.5 可编程器件及EDA1
--Video
-5.0 触发器的由来
--Video
-5.1 门电路与触发器的关系
--Video
-5.2 基本RS锁存器
--Video
-5.3-1 电平触发的SR触发器
--Video
-5.3-2 电平触发的D触发器1
--Video
-5.3-3 电平触发的D触发器2
--Video
-5.4-1-1 脉冲触发的触发器--主从D触发器
--Video
-5.4-1-2 脉冲触发的触发器--主从SR触发器
--Video
-5.4-1-3 脉冲触发的触发器--主从JK触发器
--Video
-5.4-2 脉冲触发方式的动作特点
--Video
-5.5 边沿触发的触发器
--Video
-5.6-1 触发器的逻辑功能及其描述方法--SR触发器
--Video
-5.6-2触发器的逻辑功能及其描述方法--JK触发器、T触发器、D触发器
--Video
-第七周--第七周作业
-5.7-1 触发器的动态特性1
--Video
-5.7-2 触发器的动态特性2
--Video
-5.7-3 触发器的动态特性3
--Video
-6.1-1 时序逻辑电路概述
--Video
-6.1-2 时序电路的一般结构形式与功能描述方法
--Video
-6.1.3 时序电路的分类
--Video
-6.2.1-1 同步时序电路的分析方法1
--Video
-6.2.1-2 同步时序电路的分析方法2
--Video
-6.2.3 异步时序电路的分析方法
--Video
-6.3.1-1 寄存器
--Video
-6.3.1-2 移位寄存器1
--Video
-6.3.1-3 移位寄存器2
--Video
-6.3.1-4 移位寄存器扩展应用
--Video
-6.3.2-1-1-1 计数器概述、同步二进制加法计数器
--Video
-6.3.2-1-1-2 同步二进制减法计数器
--Video
-6.3.2-1-1-3 同步加减计数器
--Video
-6.3.2-1-2-1 同步十进制加法计数器
--Video
-6.3.2-1-2-2 同步十进制减法计数器、十进制可逆计数器
--Video
-6.3.2-2 异步计数器
--Video
-第八周--第八周作业
-6.3.2-3-1-1 任意进制计数器的构成方法
--Video
-6.3.2-3-1-2 任意进制计数器的构成方法--举例(N>M)
--Video
-6.3.2-3-1-3 任意进制计数器的构成方法--举例(N<M)
--Video
-6.3.2-4 计数器应用举例
--Video
-6.4.1-1 时序逻辑电路的设计方法
--Video
-6.4.1-2 时序逻辑电路的设计方法--举例
--Video
-6.4.2 时序逻辑电路的动态特性分析
--Video
-7.0 半导体存储器绪论
--Video
-7.1 半导体存储器概述和分类
--Video
-7.2-1 ROM的结构和工作原理
--Video
-7.2-2 可编程ROM1
--Video
-7.2-3 可编程ROM2
--Video
-7.3 RAM的结构和工作原理
--Video
-7.4-1 存储器容量的扩展-位扩展
--Video
-7.4-2 存储器容量的扩展-字扩展
--Video
-7.5 用存储器实现组合逻辑电路
--Video
-第九周--第九周作业
-8.1 可编程逻辑器件概述
--Video
-8.2-8.3-8.4 可编程逻辑器件-FPLA/PAL/GAL
--Video
-8.5-8.6-8.7 可编程逻辑器件-EPLD/CPLD/FPGA
--Video
-8.8-8.9 可编程逻辑器件-ISPGDS、PLD的使用
--Video
-10.1-1 脉冲波形的产生和整形概述
--Video
-10.1-2-10.2.1 门电路组成的施密特触发器
--Video
-10.2.2 集成施密特触发器
--Video
-10.2.3 施密特触发器的主要特点和应用
--Video
-10.3.1-1-1 积分型单稳态触发器--结构和工作原理
--Video
-10.3.1-1-2 积分型单稳态触发器--性能参数计算
--Video
-10.3.1-2-1 微分型单稳态触发器--结构和工作原理
--Video
-10.3.1-2-2 微分型单稳态触发器--性能参数计算
--Video
-10.3.2 集成单稳态触发器
--Video
-10.4.1 用施密特触发器构成的多谐振荡器
--Video
-10.4.2 对称式多谐振荡器
--Video
-10.4.3 非对称式多谐振荡器
--Video
-第十周--第十周作业
-10.4.4 环形振荡器
--Video
-10.4.5 石英晶体多谐振荡器
--Video
-10.5 脉冲电路的分析方法
--Video
-10.6.1 555定时器电路的结构与功能
--Video
-10.6.2 用555定时器接成施密特触发器
--Video
-10.6.3 用556定时器接成单稳态触发器
--Video
-10.6.4 用557定时器接成多谐振荡器
--Video
-11.1 数模和模数转换概述
--Video
-11.2.1 权电阻网络D/A转换器
--Video
-11.2.2 倒T型电阻网络D/A转换器
--Video
-11.2.3 具有双极性输出的电阻网络D/A转换器
--Video
-11.2.4 D/A转换器的转换精度和速度
--Video
-11.3.1 A/D转换的基本原理
--Video
-11.3.2 采样保持电路
--Video
-11.3.3 并联比较型A/D转换器
--Video
-11.3.4-1 反馈比较型A/D转换器--计数型
--Video
-11.3.4-2 反馈比较型A/D转换器--逐次渐进型
--Video
-11.3.5 双积分型和V-F型A/D转换器
--Video
-第十一周--第十一周作业
-I-概述、电路设计及功能仿真
--Video
-II-指定芯片及时序仿真
--Video
-III-选外设(自动化)、锁定引脚并生成下载文件
--Video
-IV-电路扩展设计
--Video
-V-用Verilog描述状态机电路
--Video