当前课程知识点:数字电子技术基础 > 第六周 > 4.3-2-3-2 显示译码器附加控制端的作用 > Video
那下面我们给大家讲一讲
显示译码器它的附加控制端
到底起什么作用
我们前面已经看到了
对于一个显示译码器来讲
它输入四个编码
输出是对应的是每一个半导体
所对应的那个发光的这种代码
那么这个时候我们
很清楚它的工作原理了
由输入的一个码变成的
一个输出的码
而且输出的码可以驱动
我们可以叫做驱动
驱动它所对应的那个数码管
相关的那个半导体发光
那么对于显示译码器当中的
三个附加控制端
它到底是干什么的
好
那么我们一个一个来看
第一个附加控制端LT撇
我们叫灯侧式输入
什么意思
灯侧式输入是指我一旦
让LE撇输入是低电平的时候
我希望我的输出从YA到YZ
全部是高电平
什么意义呢
是指我们拿到了一个芯片以后
拿到了一个7448以后
我们希望知道这个7448
到底是好的还是不好
能否正常的工作
我们怎么去做
那么我们就把LT撇这个输入端
接低电平
如果它的输出
从YA一直到YZ它都亮就是都亮了
也就是说都输出是1的时候
说明这个显示译码器是一个好的
所以大家要知道以后我们再去买
这个显示译码器的时候
要首先做一些测试
这就是跟我们在商场
去买一个灯泡一样
我们希望把它插上接上电
看它亮不亮
那么LT撇就是起这个作用的
那它是如何实现的
我们可以看到LT撇经过了
一个这个反相器又经过反以后
那么到了这个
LT撇是作为低电平的时候
经过这一部分以后
输出到G3
那么它由于输入是低电平的话
那么使得这个点同样是高电平
那么高电平经过了G4
经过G4以后也成为了高电平
另外我们看到这一点同时使得
就是也就是说LT撇经过G2以后
输出的这个低电平
同时使得A0A1A2的输入
也成为的低电平
那么低电平使得G5G6G7
输出的就是高电平
好
那么LT撇经过G4的高电平
和G5G6G7输出的高电平
使得G9G10G11输出A10A11A12
成为低电平
因为它们全是输入是高电平
输出是低电平
那么这些低电平我们知道
经过了这一系列的与门以后
可以使得我G13G14G15一直到G19
它们输入的这个低电平全部满足
也就是说使得它们的输出
可以都成为高电平
由此我们可以看到
如果LT撇输出是低电平的时候
使得G13到G19的输出都是高电平
而G13到G19输出的高电平
就意味着YA到YD全都是1
全都是1也就意味着
整个的这个灯就全亮了
所以这就是我们平时
往LT撇输入低电平的时候
就可以测试它的输出YA到YG
是否是高电平的一个原理
这是第一个附加控制端
第二个附加控制端的叫LBI撇
LBI撇是什么概念
我们把它叫做叫灭0输入
什么意思大家知道
我们经常表达数字的时候
这个数码管
我们经常用的可能不只是一个
那么我们用多个数码管
表示一个多位的数的时候
比如对一个整数来讲
那么对于有实际数表达的时候
那么那一位是存在的
但比如说对23
但23对于我可能用三位的数码管
来表示这个23的时候
那么最高位我们就希望它不要亮
因为最高位应该是0
应该我们只要23亮
而最高位的这个0应该是灭的
那么怎么让高位的这个0去灭掉
这是整数
另外对于小数来讲也一样
它的最后那一位或者说
有数的后面那几位
可能是0的时候
我们希望把它们都灭掉
那么这个时候我们
就需要用到这个LBI撇来进行灭0
也就是说把不希望显示的0灭掉
好
那我们看看它怎么去实现
这个灭0的这个作用
首先在灭0的时候应该说A0到A3
对于这个数码管
它应该都输入的是0
那它输入都是0了以后的话
那我们看看这个LBI撇
它如何去工作
LBI撇我们现在
让它去产生低电平
那么它产生低电平
要经过一个反相器以后
这输出就是高电平
这输出的高电平
那么对于G3来讲
一根线是由LBI撇来
那这个时候LBI撇肯定是选通的
就是我们不希望它再去测试了
那么这个时候LBI撇是高电平
那么这个时候这根线
G3的这一根输入线是高电平
其他这四根线实际
都源自于前面的A0A1A2
那么这个时候
由于A0A1A2A3选的都是低电平
那么经过了它们的反相器以后
那么这个地方给的就都是1
由此我们就可以
通过LBI撇的低电平
使得G3所有的输入都是高电平
那所有输入都是高电平以后
那么这个时候
它的输出就是低电平
经过G4以后还是低电平
那么这个低电平
就使得G12G11G9到G12
所有的这四个门的输出
都是高电平的
也就是A10到A13都是高电平
而A10到A13是高电平以后
就使得我后面的这G13到G19
这些芯片当中
总存在某一个低电平满足
也就是说总存在这些G13G14
到G19前面的那些与门中
某一个与门产生一个高电平
这些高电路经过反相器以后
使得YA到YG产生低电平
那么从这个思路我们就可以看到
LBI撇输入是低电平
同时A0到A3输入是0的时候
就可以把后面的
YA到YG全部变成0
也就是我们所说的灭灯
这就是LBI撇的作用
最后一个附加控制端
叫BI撇斜杠RBO撇
大家说为什么
它是两个字母表达的含义
实际上前面的BI撇表达的是输入
我们叫灭灯输入
后面的RBO撇表达的是输出
我们叫灭0输出
也就是说这一根线
既可以表示的是输入
也可以表达的是输出
那么从前面的电路图中
我们可以看到RI撇和RBO撇
接到的是这个位置
那么如果我在这个地方
给低电平则表示输入
也就是RI撇表达的一种输入
如果这个地方往外
我想读出它这个地方的状态的时候就是RBO撇
这是表示的是输出
那么对于表达输出我们很明确
如果RBI撇这个灭0输入
产生了低电平信号的时候
这个地方高电平这产生低电平
很明显这儿会产生
一个RBO撇产生一个低电平
如果是要进行叫灭0输入的时候
我们也是让RI撇
这个地方产生一个低电平
同样的可以达到灭灯的这个作用
所以这儿总结就是
当我把这个BI撇和RBO撇
作为输入信号的时候
那么就叫灭灯输入控制端
那么BI撇无论输入状态是什么
数码管就会熄灭了
就是它只要是0的时候
数码管就熄灭了
如果把这个端作为
输出信号的时候叫做灭0输入端
那么只要满足
我们前面讲到的A0到A3都是0
而且RBI撇我让它等于零的时候
那么这个时候RBO撇
所给出的是个低电平
这个时候就表示
我这个芯片这个译码器
正在进行的灭0的这么一个操作
这里给大家显示了就是
我们现在已经完全掌握了7448
这个显示译码器的
它的工作原理以后
那么它如何和我们的BS201A的
这个七位七段的这个数码器
如何结合在一起
那么具体电路就是这样连接的
我们可以看到YA到YG
分别对应我这个数码管的ABCDEFG
然后我这边的A0到A3
给出了它的输入
然后平常如果正常的状态
我们可以让这些输入
附加的控制端都是高电平
当然我们需要工作的时候
我们再把它变化等等
其他的就是其他的相关的连接
也就是我们将来看到
用显示译码器和数码管连接的时候
那么就是这种方式把它进行连接
所以同学们如果
到实验室去看数码管
是如何工作的时候
可以看到前面肯定
有一个显示译码器7448与它相连
那么我们在使用的时候
主要在7448的输入端输入
你想显示的0还是5还是9
那么这个时候我们就看到
显示译码器会显示相应的数字
我前面已经说到了如果
我们想显示一个数字的时候
一个数码管只能
显示的是一位的数字
那好那么这里就存在
我如何将多位的这个数码管
连在一起去显示多位数字
那么这里就告诉大家
一个扩展的相当于一个方式
那么显示多位的系统的方式
往往就是利用
我们的RBI撇还有RBO
它们之间来进行扩展
大家来看一看这个图
这个图实际上就既包含了整数位
又包含了小数位
那么在小数位这个
和整数位之间这个位上
我们注意有一个小数点
那么这个小数点我们也要控制它
整数位最高位如果是0的时候
我们知道需要灭0
那么这个时候输出RBO撇
那么如果最高位的输出是RBO撇
如果它输出的是0的时候
那就直接告诉它的次高位
你可以进行灭0输入
所以我们在进行扩展的时候
我们可以看到对于整数位来讲
我们需要做的工作就是
一让它的RBI撇始终是低电平
也就是说它如果是0
它就可以灭掉
那么如果一旦它灭了0的话
那么RBO撇会产生一个低电平
那么就告诉次高位
那下面你也可以去灭0
那么这就是整数部分的一个方式
而对于小数来讲是
最低位的这个需要进行这个灭0
那么它也是同样的方式
平常让RBI撇进行是低电平
让它随时可以灭0
那如果它灭0以后
让RBO撇和次低位的
这个RBI撇进行连接
让它去进行灭0
这样的话我们通过这个方式
就可以用这个多位的数码管
来显示多位的数字
包括了整数也包括了小数
好
到此我们就介绍了
显示译码器的
它的基本的工作原理
由此大家也可以看到
原来在译码器当中
既有我们普通的
这个二进制译码器
二十进制译码器
同时也可以看到
存在一种叫显示译码器
这种特殊功能的译码器
-0.1 数字量和模拟量
--Video
-0.2 电子技术的发展历程
--Video
-0.3 课程的基本任务
--Video
-1.1 信息与编码
--Video
-1.2 二进制的补码
--Video
-1.3 二进制补码运算的符号位
--Video
-1.4 二进制的编码
--Video
-1.5 用电压来表达信息
--Video
-1.6 电压信号的离散化
--Video
-2.1 逻辑代数概述
--Video
-2.2 逻辑代数的三种基本运算
--Video
-第一周--第一周作业
-2.3 几种常用的复合逻辑运算
--Video
-2.4 逻辑代数的基本公式和常用公式
--Video
-2.5 逻辑代数的基本定理
--Video
-2.6 逻辑函数及其表示方法
--Video
-2.7 逻辑函数形式的变换
--Video
-2.8 逻辑函数的化简
--Video
-2.9 逻辑函数的最小项之和
--Video
-2.10 逻辑函数的最大项之积
--Video
-2.11 最小项和最大项的关系
--Video
-2.12 逻辑函数的卡诺图
--Video
-2.13 卡诺图化简法
--Video
-2.14 具有无关项的逻辑函数及其化简
--Video
-2.15 逻辑函数的机器化化简法
--Video
-第二周--第二周作业
-3.0 门电路概述
--Video
-3.1-1 半导体二极管的开关特性
--Video
-3.1-2 二极管与门
--Video
-3.1-3 二极管或门
--Video
-3.1-4 二极管门电路的缺点
--Video
-3.2-1 MOS管的基本构造和工作原理
--Video
-3.2-2 MOS管的开关特性
--Video
-3.2-3 MOS管的工作特性曲线
--Video
-3.3-1 CMOS反相器的电路结构和工作原理
--Video
-3.3-2 CMOS反相器的电压电流传输特性
--Video
-3.3-3 CMOS反相器的静态输入输出特性
--Video
-3.3-4 CMOS反相器的动态特性
--Video
-3.3-5 CMOS反相器的总功耗
--Video
-第三周--第三周作业
-3.4-1 其他逻辑功能的CMOS门电路
--Video
-3.4-2 带缓冲级的CMOS门电路
--Video
-3.4-3 漏极开路的门电路
--Video
-3.4-4 CMOS传输门和三态门
--Video
-3.5-1-1 双极型三极管的输入输出特性
--Video
-3.5-1-2 双极型三极管的基本开关电路
--Video
-3.5-1-3 双极型三极管的开关等效电路、三极管反相器
--Video
-第四周--第四周作业
-3.5-2-1 TTL反相器的电路结构
--Video
-3.5-2-2 TTL反相器的工作原理
--Video
-3.5-2-3 TTL反相器中的几个 问题和输入噪声容限
--Video
-3.5-3-1 TTL反相器的输入输出特性
--Video
-3.5-3-2 TTL反相器的输入端负载特性
--Video
-3.5-3-3 TTL反相器的扇出系数
--Video
-3.5-4-1 TTL反相器的传输延迟时间
--Video
-3.5-4-2 TTL反相器的交流噪声容限
--Video
-3.5-4-3 电源的动态尖峰电流
--Video
-3.5-5-1 其他逻辑功能的TTL门电路
--Video
-3.5-5-2 集电极开路输出的门电路
--Video
-3.5-5-3 三态输出门
--Video
-实验一:与非门电压传输特性曲线的观测
--Video
-实验二:与非门传输延迟时间的测量
--Video
-第五周--第五周作业
-4.1 组合逻辑电路的特点
--Video
-4.2-1 组合逻辑电路的分析方法
--Video
-4.2-2 组合逻辑电路的设计方法
--Video
-4.3-1-1 若干常用组合逻辑电路:普通编码器
--Video
-4.3-1-2-1 优先编码器
--Video
-4.3-1-2-2 优先编码器的扩展
--Video
-4.3-1-3 二-十进制优先编码器
--Video
-4.3-2-1 译码器
--Video
-4.3-2-2 二进制译码器的扩展
--Video
-4.3-2-3-1 显示译码器
--Video
-4.3-2-3-2 显示译码器附加控制端的作用
--Video
-4.3-2-4 用译码器设计组合逻辑电路
--Video
-4.3-3-1 数据选择器
--Video
-4.3-3-2 用数据选择器设计组合电路
--Video
-4.3-4-1 加法器
--Video
-4.3-4-2 多位加法器
--Video
-4.3-4-3 用加法器设计组合电路
--Video
-4.3-5 数值比较器
--Video
-4.4-1_4.4-2 组合逻辑电路中的竞争-冒险现象
--Video
-4.4-3 消除竞争-冒险现象的方法
--Video
-第六周--第六周作业
-4.5 可编程器件及EDA1
--Video
-5.0 触发器的由来
--Video
-5.1 门电路与触发器的关系
--Video
-5.2 基本RS锁存器
--Video
-5.3-1 电平触发的SR触发器
--Video
-5.3-2 电平触发的D触发器1
--Video
-5.3-3 电平触发的D触发器2
--Video
-5.4-1-1 脉冲触发的触发器--主从D触发器
--Video
-5.4-1-2 脉冲触发的触发器--主从SR触发器
--Video
-5.4-1-3 脉冲触发的触发器--主从JK触发器
--Video
-5.4-2 脉冲触发方式的动作特点
--Video
-5.5 边沿触发的触发器
--Video
-5.6-1 触发器的逻辑功能及其描述方法--SR触发器
--Video
-5.6-2触发器的逻辑功能及其描述方法--JK触发器、T触发器、D触发器
--Video
-第七周--第七周作业
-5.7-1 触发器的动态特性1
--Video
-5.7-2 触发器的动态特性2
--Video
-5.7-3 触发器的动态特性3
--Video
-6.1-1 时序逻辑电路概述
--Video
-6.1-2 时序电路的一般结构形式与功能描述方法
--Video
-6.1.3 时序电路的分类
--Video
-6.2.1-1 同步时序电路的分析方法1
--Video
-6.2.1-2 同步时序电路的分析方法2
--Video
-6.2.3 异步时序电路的分析方法
--Video
-6.3.1-1 寄存器
--Video
-6.3.1-2 移位寄存器1
--Video
-6.3.1-3 移位寄存器2
--Video
-6.3.1-4 移位寄存器扩展应用
--Video
-6.3.2-1-1-1 计数器概述、同步二进制加法计数器
--Video
-6.3.2-1-1-2 同步二进制减法计数器
--Video
-6.3.2-1-1-3 同步加减计数器
--Video
-6.3.2-1-2-1 同步十进制加法计数器
--Video
-6.3.2-1-2-2 同步十进制减法计数器、十进制可逆计数器
--Video
-6.3.2-2 异步计数器
--Video
-第八周--第八周作业
-6.3.2-3-1-1 任意进制计数器的构成方法
--Video
-6.3.2-3-1-2 任意进制计数器的构成方法--举例(N>M)
--Video
-6.3.2-3-1-3 任意进制计数器的构成方法--举例(N<M)
--Video
-6.3.2-4 计数器应用举例
--Video
-6.4.1-1 时序逻辑电路的设计方法
--Video
-6.4.1-2 时序逻辑电路的设计方法--举例
--Video
-6.4.2 时序逻辑电路的动态特性分析
--Video
-7.0 半导体存储器绪论
--Video
-7.1 半导体存储器概述和分类
--Video
-7.2-1 ROM的结构和工作原理
--Video
-7.2-2 可编程ROM1
--Video
-7.2-3 可编程ROM2
--Video
-7.3 RAM的结构和工作原理
--Video
-7.4-1 存储器容量的扩展-位扩展
--Video
-7.4-2 存储器容量的扩展-字扩展
--Video
-7.5 用存储器实现组合逻辑电路
--Video
-第九周--第九周作业
-8.1 可编程逻辑器件概述
--Video
-8.2-8.3-8.4 可编程逻辑器件-FPLA/PAL/GAL
--Video
-8.5-8.6-8.7 可编程逻辑器件-EPLD/CPLD/FPGA
--Video
-8.8-8.9 可编程逻辑器件-ISPGDS、PLD的使用
--Video
-10.1-1 脉冲波形的产生和整形概述
--Video
-10.1-2-10.2.1 门电路组成的施密特触发器
--Video
-10.2.2 集成施密特触发器
--Video
-10.2.3 施密特触发器的主要特点和应用
--Video
-10.3.1-1-1 积分型单稳态触发器--结构和工作原理
--Video
-10.3.1-1-2 积分型单稳态触发器--性能参数计算
--Video
-10.3.1-2-1 微分型单稳态触发器--结构和工作原理
--Video
-10.3.1-2-2 微分型单稳态触发器--性能参数计算
--Video
-10.3.2 集成单稳态触发器
--Video
-10.4.1 用施密特触发器构成的多谐振荡器
--Video
-10.4.2 对称式多谐振荡器
--Video
-10.4.3 非对称式多谐振荡器
--Video
-第十周--第十周作业
-10.4.4 环形振荡器
--Video
-10.4.5 石英晶体多谐振荡器
--Video
-10.5 脉冲电路的分析方法
--Video
-10.6.1 555定时器电路的结构与功能
--Video
-10.6.2 用555定时器接成施密特触发器
--Video
-10.6.3 用556定时器接成单稳态触发器
--Video
-10.6.4 用557定时器接成多谐振荡器
--Video
-11.1 数模和模数转换概述
--Video
-11.2.1 权电阻网络D/A转换器
--Video
-11.2.2 倒T型电阻网络D/A转换器
--Video
-11.2.3 具有双极性输出的电阻网络D/A转换器
--Video
-11.2.4 D/A转换器的转换精度和速度
--Video
-11.3.1 A/D转换的基本原理
--Video
-11.3.2 采样保持电路
--Video
-11.3.3 并联比较型A/D转换器
--Video
-11.3.4-1 反馈比较型A/D转换器--计数型
--Video
-11.3.4-2 反馈比较型A/D转换器--逐次渐进型
--Video
-11.3.5 双积分型和V-F型A/D转换器
--Video
-第十一周--第十一周作业
-I-概述、电路设计及功能仿真
--Video
-II-指定芯片及时序仿真
--Video
-III-选外设(自动化)、锁定引脚并生成下载文件
--Video
-IV-电路扩展设计
--Video
-V-用Verilog描述状态机电路
--Video